CIRCUITE LOGICE COMBINATIONALE (DECODIFICATOARE SI CODIFICATOARE) Scopul lucrarii: Se studiaza functonarea logica a unor circuite logice comninationale: decodificatoare si codificatoare realizate cu circuite integrate. Consideratii teoretice: Circuitele logice integrate avand nivel mediu de integrare sunt frecvent folosite la realizarea unor functii logice combinationale, dintre care in lucrarea de fata intereseaza decodificarea si codificarea. Transformatoarele de cod: DCD stabilesc corespondentae logice Y = F(I) intre cele n marimi de intrare: I = {I0,…,In-1} si cele m < 2*2*2*…..2 marimi de iesire; Y = {y0,…,ym -1}; In fig.4.1. este prezentata schema unui decodificator pentru doua variabile. Fig.4.1. Un caz particular de decodificator pentru numerele din codul binar-zecimal BCD-8421 in zecimal este cel care permite comanda dispozitivelor de afisare cu 7 segmente.Posibilitatea comandarii acestor dispozitive de afisare direct de la circuite integrate a condus la o larga folosire a decodificatorului BCD-7 segmente. Decodificatorul CDB 442E este destinat decodificarii informatiei din codul BCD-8421, in zecimal. Circuitul este compus din 8 inversoare si 10 porti SI-NU cu patru inrtari. In fig.4.3. a este prezentata configuratia terminalelor circuitului integrat, iar in fig.4.3. b este prezentat tabelul de functionare al circuitului. Fig.4.3. In fig.4.6 este prezentata schema unui convertor binar-Gray. Fig.4.6 materiale si aparatura necesara: - CI: CDB 400E, 404E, 420E, 430E, 442E, 486E; - stand pentru circuite integrate; modul de lucru Se va realiza cu circuite integrate schema decodificatorului din fig.4.1. si se va verifica functionarea schemei; Folosindu-se comutatirul decadic de pe stand se va verifica functionarea circuitelor integrate CDB 447 si CDB 4442E si a sistemului de afisaj cu 7 segmente; Se va realiza schema decodificatorului prezentat in fig.4.4 si se va verifica functionarea corecta a schemei; Se va realiza schema codificatorului prezentat in fig.4.5 si se va verifica functionarea corecta a schemei; Se va realiza schema convertorului binar-Gray si se va verifica functionarea corecta a schemei.
Mersul lucrarii: